学 校: 北京理工大学

专业: 计算机科学与技术

姓名: 丘绎楦

平台: 小脚丫 FPGA 套件 STEP BaseBoard V4.0

任务: 两位十进制加、减、乘、除计算器

## 目录

| 1. | 项目需求             | 2   |
|----|------------------|-----|
| 2. | 需求分析             | 3   |
| 3. | 实现的方式            | 4   |
| 4. | 功能框图             | 5   |
| 5. | 代码及说明            |     |
|    | Calculator.v     | 5   |
|    | array_keyboard.v | 8   |
|    | key_decode.v     | 10  |
|    | cal.v            | 11  |
|    | bin2bcd.v        | .16 |
|    | segment_scan.v   | 18  |
| 6. | 仿真波形图            | .22 |
| 7. | FPGA 的资源利用说明     | .23 |
| 8. | 演示视频             | .23 |

## 1. 项目需求

实现一个两位十进制数加、减、乘、除运算的计算器,运算数和运算符(加、减、乘、除)由按键来控制,4×4键盘按键分配如下图所示。



运算数和计算结果通过8个八段数码管显示。每个运算数使用两个数码管显示,左侧显示十位数,右侧显示个位数。输入两位十进制数时,最高位先在右侧显示,然后其跳变到左侧的数码管上,低位在刚才高位占据的数码管上显示。

## 2. 需求分析

#### ● 功能需求:

实现两位十进制数的加法、减法、乘法、除法运算。通过 4×4 键盘进行输入,包括数字键(0-9)和运算符键(加、减、乘、除)。运算数和计算结果通过 8个八段数码管进行显示。

每个运算数使用两个数码管显示,分别表示十位数和个位数。输入两位十进制数时,最高位先在右侧显示,然后跳变到左侧的数码管上,低位在刚才高位占据的数码管上显示。

#### ● 输入需求:

用户通过 4×4 键盘输入数字和运算符。支持数字输入(0-9)和运算符输入(加、减、乘、除)。支持连续输入两位十进制数进行运算(包括小数)。输入的数字和运算符需要进行有效性检查,确保输入的格式正确。

#### ● 显示需求:

使用8个八段数码管进行显示,分成两组,每组用于显示一个两位十进制数或计算结果。每个运算数使用两个数码管显示,左侧显示十位数,右侧显示

个位数。运算结构根据是否是小数判断,如果是小数就保留两位小数,否则 显示整数。

#### ● 运算需求:

支持加法、减法、乘法、除法四种基本运算。进行运算时,根据用户输入的运算符进行相应的计算。运算过程中需要处理运算数的进位、借位和除法中的除数为零等异常情况。

### 3. 实现的方式

首先在 array\_keyboard 模块中扫描矩阵键盘并检测按键是否被按下。然后将结果放进 key\_decode 进行处理,这个模块将按键按下的动作脉冲信号解码成对应的按键值,并标记按键的类型(数字、运算符等)。获得按键的值后便可以对值进行算数运算,cal 模块是主要的计算核心,他接受按键解码模块传来的按键值和案件类型并进行相应的计算逻辑。产生相应的结果(一串二进制数)。为了将此结果显示出来,需要将二进制数转换成 BCD 格式,在 bin2bcd 模块中实现了此功能。最后在 segment\_scan 模块中控制数码管的扫描和显示。

## 4. 功能框图



## 5. 代码及说明

## Calculator.v

该模块负责整合上述所有模块,实现功能的统一执行。

```
6. module type_system(
7.
                                           // 系统时钟
       input
                           clk,
       input
                                           // 重置按钮
8.
                           rst_n,
9.
                                           // 矩阵键盘
       input
                   [3:0]
                           col,
10.
       output
                   [3:0]
                           row,
                                           // 矩阵键盘
11.
       output
                           seg_rck,
                                           // 74HC595的 RCK 管脚
12.
       output
                           seg_sck,
                                           // 74HC595的 SCK 管脚
13.
       output
                           seg_din
                                           // 74HC595 的 SER 管脚
```

```
14.);
15.
16. wire
                   [15:0]
                               key_out;
17. wire
                   [15:0]
                              key_pulse; // 脉冲信号
18. wire
                               seg_data;
                                          // 记录点击的按键对应的值
                   [3:0]
19. wire
                   [26:0]
                              sshow;
                                         // 记录二进制运算的 bin_code
20. wire
                               statu;
                                          // 标记点击的是数字或运算符等
                   [3:0]
21. wire
                                          // 记录最终显示
                   [31:0]
                              bcd_disp;
22. wire
                                          // 标记是否要进行转换
                               un_change;
23. wire
                                          // 数码管数据位显示使能
                   [7:0]
                              dat_en;
                                          // 数码管小数点位显示使能
24. wire
                   [7:0]
                              dot_en;
25. wire
                                          // 标记结果是否是负数
                   [3:0]
                              minus;
26. wire
                               temp_dat;
                   [7:0]
27.
28. // 矩阵键盘的扫描和按键检测
29. array keyboard u1(
30.
           .clk
                           (clk
                                      ),
31.
           .rst_n
                           (rst_n
                                      ),
32.
           .col
                           (col
                                      ),
33.
                                      ),
           .row
                           (row
34.
           .key_out
                           (key_out
                                      ),
35.
           .key_pulse
                           (key_pulse
                                      )
36.);
37.
38.
39. // 将按键的按下动作脉冲信号解码成对应的按键值
40. key_decode u2(
41.
           .clk
                           (clk
                                      ),
42.
           .rst_n
                           (rst_n
                                      ),
43.
           .key_pulse
                           (key_pulse
                                      ),
44.
           .seg_data
                           (seg_data
                                      ),
45.
           .statu
                           (statu
46.);
47.
48.
49. // 主要计算模块
50. cal u3(
                           (clk
                                      ),
51.
           .clk
52.
           .rst_n
                           (rst_n
                                      ),
53.
           .seg_data
                           (seg_data
                                      ),
54.
           .statu
                           (statu
                                      ),
55.
           .sshow
                           (sshow
                                      ),
                                      ),
56.
           .un_change
                           (un_change
```

6

```
(temp_dat
57.
           .dat_en
                                      ),
58.
           .dot_en
                           (dot_en
                                      ),
59.
                                      )
           .minus
                           (minus
60.);
61.
62.
63. // 将输入的二进制数转换为 BCD (二进制码十进制) 格式
64. bin2bcd u4(
65.
           .rst n
                          (rst_n
                                      ),
66.
           .un_change
                           (un_change
                                      ),
67.
           .bin code
                          (sshow
                                      ),
68.
           .minus
                          (minus
                                      ),
69.
           .dat_en
                          (temp_dat
                                      ),
70.
           .out_dat_en
                           (dat_en
                                      ),
71.
           .bcd_code
                           (bcd_disp
                                      )
72.);
73.
74. // 实现数码管的扫描和控制,控制数码管显示的数据和小数点的显示
75. segment_scan u5(
76.
           .clk
                          (clk
                                              ), //系统时钟 12MHz
                                                 //系统复位 低有效
77.
                          (rst_n
           .rst_n
78.
                                                 //SEG1 显示的数据输入
           .dat_1
                          (4'd10
79.
           .dat 2
                          (bcd disp[27:24]
                                                 //SEG2 显示的数据输入
80.
                          (bcd_disp[23:20]
                                                 //SEG3 显示的数据输入
           .dat_3
81.
                                                 //SEG4 显示的数据输入
           .dat_4
                          (bcd_disp[19:16]
                                                 //SEG5 显示的数据输入
82.
           .dat_5
                          (bcd_disp[15:12]
83.
           .dat_6
                          (bcd_disp[11:8]
                                              ), //SEG6 显示的数据输入
                                                 //SEG7 显示的数据输入
84.
                          (bcd_disp[7:4]
           .dat_7
85.
           .dat_8
                          (bcd_disp[3:0]
                                                 //SEG8 显示的数据输入
86.
           .dat_en
                          (dat_en
                                                 //数码管数据位显示使能,
   [MSB~LSB]=[SEG1~SEG8]
                                                //数码管小数点位显示使能,
87.
           .dot en
                           (dot_en
   [MSB~LSB]=[SEG1~SEG8]
88.
           .seg_rck
                           (seg_rck
                                                 //74HC595 的 RCK 管脚
89.
           .seg_sck
                          (seg_sck
                                              ),
                                                 //74HC595 的 SCK 管脚
90.
                                                 //74HC595 的 SER 管脚
           .seg_din
                          (seg_din
91.);
92.
93. endmodule
```

## array\_keyboard.v

该模块的主要功能是对矩阵键盘进行扫描,并检测键盘按键的按下状态,最终 输出按键脉冲信号。

```
1.
       // 矩阵键盘的扫描和按键检测
2.
        module array_keyboard #
3.
       (
4.
           parameter
                       CNT 200HZ = 60000
5.
6.
       (
7.
           input
                                   clk,
8.
           input
                                   rst_n,
9.
           input
                           [3:0]
                                   col,
10.
           output reg
                           [3:0]
                                   row,
11.
           output reg
                           [15:0] key_out,
12.
           output
                           [15:0] key_pulse
13.
       );
14.
15.
           localparam
                           STATE0 = 2'b00;
16.
           localparam
                           STATE1 = 2'b01;
17.
           localparam
                           STATE2 = 2'b10;
18.
           localparam
                           STATE3 = 2'b11;
19.
20.
           //计数器计数分频实现 5ms 周期信号 clk_200hz,系统时钟 12MHz
21.
           reg [15:0] cnt;
22.
                       clk_200hz;
           reg
23.
           always@(posedge clk or negedge rst n) begin //复位时计数器 cnt 清零,
              clk_200hz 信号起始电平为低电平
24.
               if(!rst_n) begin
25.
                   cnt <= 16'd0;
26.
                   clk_200hz <= 1'b0;
27.
               end else begin
                   if(cnt >= ((CNT_200HZ>>1) - 1)) begin //数字逻辑中右移 1 位相当于
28.
              除 2
29.
                       cnt <= 16'd0;
                       clk_200hz <= ~clk_200hz; //clk_200hz 信号取反
30.
31.
                   end else begin
32.
                       cnt <= cnt + 1'b1;</pre>
33.
                       clk_200hz <= clk_200hz;
34.
                   end
```

```
35.
               end
36.
           end
37.
38.
           reg
                   [1:0]
                              c state;
           //状态机根据 clk_200hz 信号在 4 个状态间循环,每个状态对矩阵按键的行接口单行有
39.
           always@(posedge clk_200hz or negedge rst_n) begin
40.
41.
               if(!rst_n) begin
42.
                   c state <= STATE0;</pre>
43.
                   row <= 4'b1110;
44.
               end else begin
45.
                   case(c_state)
                      //状态 c state 跳转及对应状态下矩阵按键的 row 输出
46.
47.
                      STATE0: begin c_state <= STATE1; row <= 4'b1101; end
48.
                      STATE1: begin c_state <= STATE2; row <= 4'b1011; end
49.
                      STATE2: begin c state <= STATE3; row <= 4'b0111; end
50.
                      STATE3: begin c_state <= STATE0; row <= 4'b1110; end
51.
                      default:begin c_state <= STATE0; row <= 4'b1110; end</pre>
52.
                   endcase
53.
               end
54.
           end
55.
56.
           reg [15:0] key,key_r;
57.
           //因为每个状态中单行有效,通过对列接口的电平状态采样得到对应4个按键的状态,依
58.
           always@(negedge clk_200hz or negedge rst_n) begin
59.
               if(!rst n) begin
60.
                   key_out <= 16'hffff; key_r <= 16'hffff; key <= 16'hffff;</pre>
61.
               end else begin
62.
                   case(c_state)
63.
                      //采集当前状态的列数据赋值给对应的寄存器位
                      //对键盘采样数据进行判定,连续两次采样低电平判定为按键按下
64.
                      STATE0: begin key_out[ 3: 0] <= key_r[ 3: 0] key[ 3: 0]; key
65.
             _r[ 3: 0] <= key[ 3: 0]; key[ 3: 0] <= col; end
                      STATE1: begin key_out[ 7: 4] <= key_r[ 7: 4] key[ 7: 4]; key
66.
             _r[ 7: 4] <= key[ 7: 4]; key[ 7: 4] <= col; end
                      STATE2: begin key out[11: 8] <= key r[11: 8] key[11: 8]; key
67.
             _r[11: 8] <= key[11: 8]; key[11: 8] <= col; end
                      STATE3: begin key_out[15:12] <= key_r[15:12]|key[15:12]; key
68.
             r[15:12] \leftarrow key[15:12]; key[15:12] \leftarrow col; end
69.
                      default:begin key_out <= 16'hffff; key_r <= 16'hffff; key <=</pre>
              16'hffff; end
                   endcase
70.
```

```
71.
               end
72.
           end
73.
74.
                   [15:0]
                               key out r;
           reg
75.
           always @ ( posedge clk or negedge rst_n )
76.
               if (!rst_n) key_out_r <= 16'hffff;</pre>
77.
               else begin
78.
                   key_out_r <= key_out; //将前一刻的值延迟锁存
79.
               end
80.
81.
           assign key_pulse= key_out_r & ( ~key_out);
                                                        //通过前后两个时刻的值判断
82.
83.
       endmodule
```

## key\_decode.v

该模块的主要功能是根据按键的动作脉冲信号,将按键值解码,并提供相应的 按键状态。

```
1.
       // 将按键的按下动作脉冲信号(key_pulse)解码成对应的按键值
       module key_decode(
2.
3.
           input
                                  clk,
4.
           input
                                  rst_n,
           input
                           [15:0] key_pulse,
                                                  //按键消抖后动作脉冲信号
                                                  //表示按键按下的值
6.
           output reg
                           [3:0]
                                  seg_data,
7.
           output reg
                           [3:0]
                                  statu
       );
8.
9.
10.
       always@(posedge clk or negedge rst_n) begin
11.
12.
           if(!rst n) begin
13.
               statu <= 4'd0;
14.
           end else begin
15.
               case(key_pulse) //key_pulse 脉宽等于 clk_in 的周期
16.
                   16'h0001: begin seg_data <= 4'd7; statu <= 4'd1; end
                   16'h0002: begin seg_data <= 4'd8; statu <= 4'd1; end
17.
                   16'h0004: begin seg_data <= 4'd9; statu <= 4'd1; end
18.
19.
                   16'h0008: begin seg_data <= 4'd14;statu <= 4'd2; end
                   16'h0010: begin seg_data <= 4'd4; statu <= 4'd1; end
20.
```

```
21.
                   16'h0020: begin seg_data <= 4'd5; statu <= 4'd1; end
22.
                   16'h0040: begin seg_data <= 4'd6; statu <= 4'd1; end
23.
                   16'h0080: begin seg_data <= 4'd13;statu <= 4'd2; end
24.
                   16'h0100: begin seg data <= 4'd3; statu <= 4'd1; end
25.
                   16'h0200: begin seg_data <= 4'd2; statu <= 4'd1; end
26.
                   16'h0400: begin seg_data <= 4'd1; statu <= 4'd1; end
27.
                   16'h0800: begin seg_data <= 4'd12;statu <= 4'd2; end
28.
                   16'h1000: begin seg_data <= 4'd0; statu <= 4'd1; end
                   16'h2000: begin seg data <= 4'd15;statu <= 4'd3; end
29.
30.
                   16'h4000: begin seg_data <= 4'd10;statu <= 4'd4; end
31.
                   16'h8000: begin seg data <= 4'd11;statu <= 4'd2; end
32.
                   default: begin seg_data <= seg_data; statu <= 4'd0; end //无按键
              按下时保持
33.
               endcase
34.
35.
           end
36.
       end
37.
       endmodule
38.
```

#### cal.v

这个模块是主要的计算核心,它接收按键解码模块传来的按键值和按键类型, 并进行相应的计算逻辑。根据输入的数字和运算符进行运算,并产生相应的输 出结果。

```
1.
      // 主要计算模块
2.
      module cal (
3.
              input
                                clk,
4.
              input
                                rst_n,
5.
              input
                                           // 记录点击了什么数字或运算符
                        [3:0]
                                seg_data,
              input
                                           // 标记点击的是数字或运算符等
6.
                         [3:0]
                                statu,
7.
                                           // 记录二进制运算的 bin_code
              output reg
                        [26:0]
                                sshow,
                                           // 标记是否需要进行转换
8.
              output reg
                                un_change,
9.
              output reg
                        [7:0]
                                dat_en,
                                           // 数码管数据位显示使能
                                           // 数码管小数点位显示使能
10.
              output reg
                        [7:0]
                                dot en,
                                           // 标记结果是否是负数
11.
              output reg
                                minus
                        [3:0]
12.
      );
```

```
13.
14.
       reg [3:0]
                   t press;
                                    // 点击数字次数
                                    // 运算数1
15.
       reg [26:0]
                   num_1;
16.
       reg [26:0]
                                    // 运算数 2
                   num_2;
17.
       reg [26:0]
                                    // 运算结果
                   result;
18.
       reg [3:0]
                                    // 标记是否点击了运算符
                   op;
19.
                                    // 标记是否清空数码管
       reg
                   flag;
                   float_num1;
                                    // 标记运算数1是否是小数
20.
       reg
                                    // 标记运算数 2 是否是小数
21.
                   float_num2;
       reg
                                    // 运算数1小数点位置
22.
       reg [3:0]
                   press_num1;
23.
       reg [3:0]
                   press num2;
                                    // 运算数 2 小数点位置
24.
       reg [3:0]
                   temp_press;
25.
26.
       always@(posedge clk or negedge rst_n) begin
27.
           if(!rst_n) begin
                                    // 重置
28.
               num 1 <= 27'b0;
29.
               num_2 <= 27'b0;
30.
               sshow <= 27'b0;
31.
               dot_en <= 8'h0;</pre>
32.
               op <= 4'd0;
33.
               flag <= 0;
34.
               dat en <= 8'h0;
35.
               t_press <= 0;
36.
               float_num1 <= 0;</pre>
37.
               float_num2 <= 0;</pre>
38.
               minus <= ∅;
39.
               press num1 <= 0;</pre>
40.
               press_num2 <= 0;</pre>
41.
           end else begin
42.
               if(statu) begin
43.
                   case(statu)
                       4'd1: begin // 如果点击的是数字
44.
45.
                            t_press = t_press + 4'b1;
46.
                            dot_en = dot_en << 1;</pre>
                                                                 // 每点击一次多亮一
47.
                            case(t_press)
              位
48.
                                4'd1: dat en <= 8'b0000 0001;
49.
                                4'd2: dat_en <= 8'b0000_0011;
50.
                                4'd3: dat_en <= 8'b0000_0111;
                                4'd4: dat_en <= 8'b0000_1111;
51.
                                4'd5: dat_en <= 8'b0001_1111;
52.
53.
                                4'd6: dat_en <= 8'b0011_1111;
54.
                                4'd7: dat_en <= 8'b0111_1111;
```

```
55.
                            endcase
56.
                            un_change = 0;
57.
                            if(flag == 1) begin
58.
                                sshow = 27'd0;
59.
60.
                            sshow <= sshow * 10 + seg_data;</pre>
61.
                            flag = 0;
62.
                        end
                        4'd2: begin // 如果点击的是运算符
63.
64.
                            if(float_num1)
65.
                                press_num1 = t_press - temp_press;
66.
67.
                            t_press = 0;
                            dat_en <= 8'b0000_0001;</pre>
68.
69.
                            dot_en = 8'b0;
                            un_change = 1;
70.
71.
                            flag = 1;
72.
                            num_1 = sshow;
                                                                      // 标记点击的运算
                            if(seg_data == 4'd11) begin
73.
               符及显示该运算符
74.
                                op <= 4'd11;
75.
                                sshow = 4'd11;
                            end else if(seg_data == 4'd12) begin
76.
77.
                                op <= 4'd12;
78.
                                sshow = 4'd12;
79.
                            end else if(seg_data == 4'd13) begin
80.
                                op <= 4'd13;
81.
                                sshow = 4'd13;
                            end else if(seg_data == 4'd14) begin
82.
83.
                                op <= 4'd14;
84.
                                sshow = 4'd14;
85.
                            end
86.
                        end
87.
                        4'd3: begin // 如果点击的是小数点
                            if(t_press) begin
88.
89.
                                dot_en <= 8'b0000_0001;</pre>
90.
                                if(op)
91.
                                    float_num2 = 1;
92.
                                else
93.
                                    float_num1 = 1;
94.
                                temp_press = t_press;
95.
                            end
96.
                        end
```

```
97.
                       4'd4: begin // 如果点击的是等于
98.
                            num 2 = sshow;
99.
                            if(float_num2)
100.
                                press_num2 = t_press - temp_press;
101.
                            if((float_num1 || float_num2) && op != 4'd13) begin
                                if(press_num1 > press_num2) begin
102.
103.
                                    case(press_num1 - press_num2)
              // 对齐小数位
                                        4'b0001: num 2 = num 2 * 10;
104.
105.
                                        4'b0010: num_2 = num_2 * 100;
106.
                                        4'b0011: num_2 = num_2 * 1000;
107.
                                    endcase
108.
                                end else begin
109.
                                    case(press_num2 - press_num1)
110.
                                        4'b0001: num_1 = num_1 * 10;
                                        4'b0010: num 1 = num 1 * 100;
111.
112.
                                        4'b0011: num_1 = num_1 * 1000;
113.
                                    endcase
114.
                                end
115.
                            end
116.
                            if(op == 4'd11) begin
117.
                                                                                 //
              加法处理
118.
                                result = num_1 + num_2;
119.
                                sshow = result;
120.
                            end else if(op == 4'd12) begin
              减法处理
121.
                                if(num_1 >= num_2)
122.
                                    result = num_1 - num_2;
123.
                                else begin
124.
                                    result = num_2 - num_1;
125.
                                    minus = 4'd1;
126.
                                end
127.
                                sshow = result;
128.
                            end else if(op == 4'd13) begin
              乘法处理
129.
                                result = num_1 * num_2;
130.
                                sshow = result;
                            end else if(op == 4'd14) begin
131.
                                                                                 //
              除法处理
132.
                                if(num_2 == 0) begin
              如果除数为 0,显示 xxxx
133.
                                    un change = 1;
```

```
134.
                                    sshow = 16'b1101_1101_1101_1101;
135.
                                end else begin
136.
                                    result = num_1 * 100 / num_2;
137.
                                    dot en <= 8'b0000 0100;
138.
                                    sshow = result;
139.
                                end
140.
                            end
141.
                            if((float num1 || float num2) && (op == 4'd11 || op == 4
142.
               'd12)) begin // 对其小数位
143.
                                if(press num1 > press num2) begin
144.
                                    case(press_num1)
145.
                                         4'b0001: dot_en <= 8'b0000_0010;
146.
                                         4'b0010: dot_en <= 8'b0000_0100;
147.
                                         4'b0011: dot_en <= 8'b0000_1000;
                                         4'b0100: dot en <= 8'b0001 0000;
148.
149.
                                    endcase
150.
                                end else begin
151.
                                    case(press_num2)
152.
                                         4'b0001: dot_en <= 8'b0000_0010;
153.
                                         4'b0010: dot_en <= 8'b0000_0100;
154.
                                         4'b0011: dot_en <= 8'b0000_1000;
155.
                                         4'b0100: dot_en <= 8'b0001_0000;
156.
                                    endcase
157.
                                end
158.
                            end else if((float_num1 || float_num2) && op == 4'd13) b
               egin
159.
                                case(press_num1 + press_num2)
160.
                                    4'b0001: dot_en <= 8'b0000_0010;
161.
                                    4'b0010: dot_en <= 8'b0000_0100;
162.
                                    4'b0011: dot_en <= 8'b0000_1000;
163.
                                    4'b0100: dot en <= 8'b0001 0000;
164.
                                endcase
165.
                            end else if((float_num1 || float_num2) && op == 4'd14) b
              egin
166.
                                dot en <= 8'b0000 0100;
167.
                                dat en <= 8'b0000 0111;
168.
                            end
169.
170.
                                                                          // 结果显示控
171.
                            if(sshow >= 27'd1000000)
              制
172.
                                dat en <= 8'hff;</pre>
```

```
173.
                               else if(sshow >= 27'd100000)
174.
                                   dat_en <= 8'b1011_1111;</pre>
                               else if(sshow >= 27'd10000)
175.
176.
                                   dat_en <= 8'b1001_1111;</pre>
177.
                               else if(sshow >= 27'd1000)
178.
                                   dat_en <= 8'b1000_1111;</pre>
179.
                               else if(sshow >= 27'd100)
180.
                                   dat_en <= 8'b1000_0111;</pre>
                               else if(sshow >= 27'd10 && op != 4'd14)
181.
182.
                                   dat_en <= 8'b1000_0011;</pre>
183.
                               else if(sshow >= 27'd0 && op != 4'd14)
184.
                                   dat_en <= 8'b1000_0001;</pre>
185.
                          end
186.
                     endcase
187.
                 end
188.
            end
189.
        end
190.
        endmodule
191.
```

#### bin2bcd.v

该模块的主要功能是实现二进制数到 BCD 码的转换,并根据负数标记和数码管数据位显示使能信号,控制输出的 BCD 码和数码管显示使能信号。

```
// 将输入的二进制数转换为 BCD (二进制码十进制) 格式
1.
2.
      module bin2bcd(
3.
          input
                            rst_n,
4.
          input
                            un_change,
                                           // 标记是否要进行转换
5.
                            bin_code,
                                           // 需要转换成 bcd 的二进制
          input
                     [26:0]
6.
          input
                     [3:0]
                            minus,
                                           // 标记结果是否是负数
7.
          input
                            dat en,
                                           // 数码管数据位显示使能
                     [7:0]
8.
                                           // 返回八位数码管显示
          output reg [7:0]
                            out_dat_en,
9.
                                           // 记录转换后的 bcd_code
          output reg [31:0]
                            bcd_code
10.
      );
11.
      reg [58:0] shift_reg;
12.
13.
      always @ (bin_code or rst_n) begin
14.
```

```
15.
           shift_reg = {32'h0, bin_code};
16.
           out dat en <= dat en;
17.
           if (!rst_n)
               bcd code <= 0;
18.
19.
           else begin
20.
               if (un_change)
21.
                    bcd_code <= bin_code;</pre>
22.
               else begin
23.
                    repeat (27) begin
                        if (shift_reg[30:27] >= 5) shift_reg[30:27] = shift_reg[30:2
24.
              7] + 2'b11;
25.
                        if (shift_reg[34:31] >= 5) shift_reg[34:31] = shift_reg[34:3
              1] + 2'b11;
                        if (shift_reg[38:35] >= 5) shift_reg[38:35] = shift_reg[38:3
26.
              5] + 2'b11;
                        if (\text{shift reg}[42:39] >= 5) shift \text{reg}[42:39] = \text{shift reg}[42:3]
27.
              9] + 2'b11;
28.
                        if (shift_reg[46:43] >= 5) shift_reg[46:43] = shift_reg[46:4
              3] + 2'b11;
29.
                        if (shift_reg[50:47] >= 5) shift_reg[50:47] = shift_reg[50:4
              7] + 2'b11;
                        if (shift_reg[54:51] >= 5) shift_reg[54:51] = shift_reg[54:5
30.
              1] + 2'b11;
31.
                        if (shift_reg[58:55] >= 5) shift_reg[58:55] = shift_reg[58:5
              5] + 2'b11;
32.
                        shift_reg = shift_reg << 1;</pre>
33.
                    end
                                     // 如果结果是负数, 在对应位置加上负号
34.
                    if(minus) begin
35.
                        case(dat_en)
36.
                            8'b1000_0001: begin shift_reg[34:31] = 4'd12; out_dat_en
               <= 8'b1000 0011; end
                            8'b1000 0011: begin shift reg[38:35] = 4'd12; out dat en
37.
               <= 8'b1000 0111; end
38.
                            8'b1000_0111: begin shift_reg[42:39] = 4'd12; out_dat_en
               <= 8'b1000_1111; end
39.
                            8'b1000_1111: begin shift_reg[46:43] = 4'd12; out_dat_en
               <= 8'b1001 1111; end
                            8'b1001_1111: begin shift_reg[50:47] = 4'd12; out_dat_en
40.
               <= 8'b1011_1111; end
41.
                            8'b1011_1111: begin shift_reg[54:51] = 4'd12; out_dat_en
               <= 8'b1111_1111; end
42.
                        endcase
43.
                    end
```

#### segment\_scan.v

该模块的主要功能是对数码管的数据进行扫描和控制,根据外部输入的数据和 使能信号,完成数码管的显示操作。

```
// 实现数码管的扫描和控制,控制数码管显示的数据和小数点的显示
2.
      module segment_scan(
3.
              input
                                 clk,
                                            //系统时钟 12MHz
                                            //系统复位 低有效
4.
              input
                                 rst_n,
5.
                                            //SEG1 显示的数据输入
              input
                         [3:0]
                                 dat_1,
                                            //SEG2 显示的数据输入
6.
              input
                         [3:0]
                                 dat_2,
                                            //SEG3 显示的数据输入
7.
              input
                         [3:0]
                                 dat_3,
8.
              input
                         [3:0]
                                 dat_4,
                                            //SEG4 显示的数据输入
9.
              input
                         [3:0]
                                 dat_5,
                                            //SEG5 显示的数据输入
10.
              input
                         [3:0]
                                 dat_6,
                                            //SEG6 显示的数据输入
11.
                                            //SEG7 显示的数据输入
              input
                         [3:0]
                                 dat_7,
12.
              input
                         [3:0]
                                 dat_8,
                                            //SEG8 显示的数据输入
13.
              input
                         [7:0]
                                 dat_en,
                                            //数码管数据位显示使能
14.
              input
                                            //数码管小数点位显示使能
                         [7:0]
                                 dot_en,
15.
                                 seg_rck,
                                            //74HC595的 RCK 管脚
              output
16.
                                            //74HC595 的 SCK 管脚
              output
                                 seg_sck,
                     reg
17.
              output
                                 seg_din
                                            //74HC595 的 SER 管脚
18.
      );
19.
20.
      localparam
                CNT 40KHz = 300;
                                  //分频系数
21.
22.
                             3'd0;
      localparam
                  IDLE
23.
      localparam
                             3'd1;
                  MAIN
24.
      localparam
                  WRITE
                             3'd2;
25.
      localparam
                             1'b0;
                  LOW
26.
      localparam
                             1'b1;
                  HIGH
27.
```

```
//创建数码管的字库,字库数据依段码顺序有关
28.
29.
       reg[6:0] seg [15:0];
       always @(negedge rst_n) begin
30.
                       7'h3f;
31.
           seg[0] =
                                // 0
32.
                       7'h06;
                                // 1
           seg[1] =
33.
           seg[2] =
                       7'h5b;
                                 // 2
34.
                       7'h4f;
                                // 3
           seg[3] =
35.
                                // 4
           seg[4] =
                       7'h66;
36.
           seg[5] =
                       7'h6d;
                                // 5
37.
                                 // 6
           seg[6] =
                       7'h7d;
38.
           seg[7] =
                       7'h07;
                                // 7
39.
                       7'h7f;
                                // 8
           seg[8] =
                       7'h6f;
                                // 9
40.
           seg[9] =
41.
           seg[10] =
                       7'b100_1000;
                                       // =
42.
           seg[11] =
                       7'b100_0110;
                                      // +
                                       // -
43.
           seg[12] =
                       7'b100 0000;
44.
           seg[13] =
                       7'b111_0110;
                                      // *
45.
           seg[14] =
                       7'b100_1001;
                                       // /
46.
       end
47.
       //计数器对系统时钟信号进行计数
48.
       reg [9:0] cnt = 1'b0;
49.
       always@(posedge clk or negedge rst_n) begin
50.
51.
           if(!rst_n) cnt <= 1'b0;
52.
           else if(cnt>=(CNT_40KHz-1)) cnt <= 1'b0;</pre>
53.
           else cnt <= cnt + 1'b1;</pre>
54.
       end
55.
       //根据计数器计数的周期产生分频的脉冲信号
56.
57.
       reg clk_40khz = 1'b0;
       always@(posedge clk or negedge rst_n) begin
58.
59.
           if(!rst n) clk 40khz <= 1'b0;</pre>
60.
           else if(cnt<(CNT_40KHz>>1)) clk_40khz <= 1'b0;</pre>
61.
           else clk_40khz <= 1'b1;</pre>
62.
       end
63.
       //使用状态机完成数码管的扫描和 74HC595 时序的实现
64.
65.
       reg
               [15:0]
                           data;
66.
               [2:0]
                           cnt_main;
       reg
67.
                           cnt_write;
       reg
               [5:0]
68.
       reg
               [2:0]
                           state = IDLE;
69.
       always@(posedge clk_40khz or negedge rst_n) begin
70.
```

```
71.
                                 //复位状态下,各寄存器置初值
            if(!rst_n) begin
72.
                state <= IDLE;</pre>
73.
                cnt_main <= 3'd0; cnt_write <= 6'd0;</pre>
74.
                seg din <= 1'b0; seg sck <= LOW; seg rck <= LOW;</pre>
75.
            end else begin
76.
                case(state)
77.
                    IDLE:begin //IDLE 作为第一个状态,相当于软复位
78.
                             state <= MAIN;</pre>
79.
                             cnt main <= 3'd0; cnt write <= 6'd0;</pre>
80.
                             seg_din <= 1'b0; seg_sck <= LOW; seg_rck <= LOW;</pre>
81.
                         end
                    MAIN:begin
82.
83.
                             cnt_main <= cnt_main + 1'b1;</pre>
84.
                                                   //在配置完发给 74HC595 的数据同时跳转至
                             state <= WRITE;</pre>
               WRITE 状态,完成串行时序
85.
86.
87.
                             case(cnt_main)
                                 //对8位数码管逐位扫描
88.
89.
                                                   [15:8]为段选,
                                                                           [7:0]为位选
                                 3'd0: data <= {{dot_en[7],seg[dat_1]},dat_en[7]?8'hf</pre>
90.
               e:8'hff};
91.
                                 3'd1: data <= {{dot_en[6],seg[dat_2]},dat_en[6]?8'hf</pre>
               d:8'hff};
92.
                                 3'd2: data <= {{dot_en[5],seg[dat_3]},dat_en[5]?8'hf</pre>
               b:8'hff};
93.
                                 3'd3: data <= {{dot_en[4],seg[dat_4]},dat_en[4]?8'hf</pre>
               7:8'hff};
94.
                                 3'd4: data <= {{dot_en[3],seg[dat_5]},dat_en[3]?8'he</pre>
               f:8'hff};
                                 3'd5: data <= {{dot_en[2],seg[dat_6]},dat_en[2]?8'hd</pre>
95.
               f:8'hff};
96.
                                 3'd6: data <= {{dot_en[1],seg[dat_7]},dat_en[1]?8'hb</pre>
               f:8'hff};
97.
                                 3'd7: data <= {{dot_en[0],seg[dat_8]},dat_en[0]?8'h7</pre>
               f:8'hff};
98.
                                 default: data <= {8'h00,8'hff};</pre>
99.
                             endcase
100.
                         end
101.
                    WRITE: begin
                             if(cnt_write >= 6'd33) cnt_write <= 1'b0;</pre>
102.
103.
                             else cnt write <= cnt write + 1'b1;</pre>
104.
                             case(cnt write)
```

| 105. | //74HC595 是串行转并行的芯片, 3 路输入可产生 8 路输出, 而                                    |
|------|---------------------------------------------------------------------------|
|      | 且可以级联使用                                                                   |
| 106. | //74HC595 的时序实现,参考 74HC595 的芯片手册                                          |
| 107. | 6'd0: begin seg_sck <= LOW; seg_din <= data[15]; en d //SCK 下降沿时 SER 更新数据 |
| 108. | 6'd1: begin seg_sck <= HIGH; end<br>//SCK 上升沿时 SER 数据稳定                   |
| 100  | 6'd2: begin seg sck <= LOW; seg din <= data[14]; en                       |
| 109. | d                                                                         |
| 110. | 6'd3: begin seg_sck <= HIGH; end                                          |
| 111. | <pre>6'd4: begin seg_sck &lt;= LOW; seg_din &lt;= data[13]; en d</pre>    |
| 112. | 6'd5: begin seg_sck <= HIGH; end                                          |
| 113. | <pre>6'd6: begin seg_sck &lt;= LOW; seg_din &lt;= data[12]; en d</pre>    |
| 114. | 6'd7: begin seg_sck <= HIGH; end                                          |
| 115. | 6'd8: begin seg_sck <= LOW; seg_din <= data[11]; en                       |
|      | d                                                                         |
| 116. | 6'd9: begin seg_sck <= HIGH; end                                          |
| 117. | <pre>6'd10: begin seg_sck &lt;= LOW; seg_din &lt;= data[10]; en d</pre>   |
| 118. | 6'd11: begin seg_sck <= HIGH; end                                         |
| 119. | <pre>6'd12: begin seg_sck &lt;= LOW; seg_din &lt;= data[9]; end</pre>     |
| 120. | 6'd13: begin seg_sck <= HIGH; end                                         |
| 121. | 6'd14: begin seg_sck <= LOW; seg_din <= data[8]; end                      |
| 122. | 6'd15: begin seg sck <= HIGH; end                                         |
| 123. | 6'd16: begin seg_sck <= LOW; seg_din <= data[7]; end                      |
| 124. | 6'd17: begin seg_sck <= HIGH; end                                         |
| 125. | 6'd18: begin seg_sck <= LOW; seg_din <= data[6]; end                      |
| 126. | 6'd19: begin seg sck <= HIGH; end                                         |
| 127. | 6'd20: begin seg_sck <= LOW; seg_din <= data[5]; end                      |
| 128. | 6'd21: begin seg sck <= HIGH; end                                         |
| 129. | 6'd22: begin seg_sck <= LOW; seg_din <= data[4]; end                      |
| 130. | 6'd23: begin seg_sck <= HIGH; end                                         |
| 131. | 6'd24: begin seg_sck <= LOW; seg_din <= data[3]; end                      |
| 132. | 6'd25: begin seg_sck <= HIGH; end                                         |

```
133.
                                6'd26: begin seg_sck <= LOW; seg_din <= data[2]; end
                                6'd27: begin seg_sck <= HIGH; end
134.
135.
                                6'd28: begin seg_sck <= LOW; seg_din <= data[1]; end
136.
                                6'd29: begin seg_sck <= HIGH; end
137.
                                6'd30: begin seg_sck <= LOW; seg_din <= data[0]; end
                                6'd31: begin seg_sck <= HIGH; end
138.
139.
                                6'd32: begin seg_rck <= HIGH; end
                           //当 16 位数据传送完成后 RCK 拉高,输出生效
140.
                                6'd33: begin seg_rck <= LOW; state <= MAIN; end
141.
                                default: ;
142.
                            endcase
143.
                       end
                   default: state <= IDLE;</pre>
144.
145.
               endcase
146.
           end
       end
147.
148.
149.
       endmodule
```

### 仿真波形图



#### FPGA 的资源利用说明

```
APIO: 0
 > DCC/DCS: 8

✓ ■ DQS: 2

✓ ■ DQSDLL

       BDQSDLL
       TDQSDLL
     DQS0
     DQS1
 > = IOL: 280
 > Others
   PCS Blocks: 0
   PFF Slices: 0
  > PFU Slices: 2160
 > = PIO Pins: 105
 > PLL/DLL: 2
 sysDSP Blocks: 0
 > = sysMEM Blocks: 10
 DDR Support with bonded DQS
```

#### 演示视频

https://www.bilibili.com/video/BV1py421B7JH/

#### <iframe

src="//player.bilibili.com/player.html?aid=155129 4792&bvid=BV1py421B7JH&cid=1461926353&p =1" scrolling="no" border="0" frameborder="no" framespacing="0" allowfullscreen="true"> </iframe>